Virtual Overlay Metrology for Fault Detection with Machine Learning (Highlights)
Emil Schmitt-Weaver, ASML
To build up the structures that make up a microchip, some as small as 5nm, a silicon wafer moves though a lithography apparatus multiple times. This puts increased emphasis on reducing the influence known contributors have toward the on-product overlay budget. Using MATLAB® and Simulink®, ASML applied a machine learning technique known as function approximation to gain insight to how known contributors, such as those collected with scanner metrology, influence the on-product overlay budget. The result is a sufficiently trained function that can approximate overlay for all wafers exposed with the lithography system.
This video is a short version of the presentation given at MATLAB EXPO. To watch the full-length video, see the link in the "Other Resources" section below.
Recorded: 28 Jun 2016
Related Products
Learn More
Featured Product
MATLAB
Seleccione un país/idioma
Seleccione un país/idioma para obtener contenido traducido, si está disponible, y ver eventos y ofertas de productos y servicios locales. Según su ubicación geográfica, recomendamos que seleccione: .
También puede seleccionar uno de estos países/idiomas:
Cómo obtener el mejor rendimiento
Seleccione China (en idioma chino o inglés) para obtener el mejor rendimiento. Los sitios web de otros países no están optimizados para ser accedidos desde su ubicación geográfica.
América
- América Latina (Español)
- Canada (English)
- United States (English)
Europa
- Belgium (English)
- Denmark (English)
- Deutschland (Deutsch)
- España (Español)
- Finland (English)
- France (Français)
- Ireland (English)
- Italia (Italiano)
- Luxembourg (English)
- Netherlands (English)
- Norway (English)
- Österreich (Deutsch)
- Portugal (English)
- Sweden (English)
- Switzerland
- United Kingdom (English)
Asia-Pacífico
- Australia (English)
- India (English)
- New Zealand (English)
- 中国
- 日本Japanese (日本語)
- 한국Korean (한국어)