i need to give three inputs(three duty cycles D1 D2 D3) to power converter, one input at a time sequentially one after other and the switching truth table is
D1 D2 D3
1 0 0
0 1 0
0 0 1
i tried with 1)multi-port switch, 2)delay and mux combination but dint get as desired.
ya k sir ,will try this, i did a model by multiplying pulse generator and constant block, gave phase delays for pulse generator, but setting sample time is a tedious task for me. sample time mis matches between unit delay in other sub systems,
1)is there any extreme limits(min&max) for setting sample time of whole system
2) based on what criteria the sample time should be set
the limit of the sample time depends on your real system and the performances of your computer and DAQ (data aquisition). I can't tell you how to choose your sample time, you should ask this question to specialists of power elctronics.
No se puede completar la acción debido a los cambios realizados en la página. Vuelva a cargar la página para ver el estado actualizado.
Translated by
Seleccione un país/idioma
Seleccione un país/idioma para obtener contenido traducido, si está disponible, y ver eventos y ofertas de productos y servicios locales. Según su ubicación geográfica, recomendamos que seleccione: .
También puede seleccionar uno de estos países/idiomas:
Cómo obtener el mejor rendimiento
Seleccione China (en idioma chino o inglés) para obtener el mejor rendimiento. Los sitios web de otros países no están optimizados para ser accedidos desde su ubicación geográfica.