![photo](/responsive_image/150/150/0/0/0/cache/matlabcentral/profiles/9401742_1522132547758_DEF.jpg)
pooria varahram
Followers: 0 Following: 0
Estadística
2 Preguntas
0 Respuestas
CLASIFICACIÓN
280.072
of 292.698
REPUTACIÓN
0
CONTRIBUCIONES
2 Preguntas
0 Respuestas
ACEPTACIÓN DE RESPUESTAS
50.0%
VOTOS RECIBIDOS
0
CLASIFICACIÓN
of 19.934
REPUTACIÓN
N/A
EVALUACIÓN MEDIA
0.00
CONTRIBUCIONES
0 Archivos
DESCARGAS
0
ALL TIME DESCARGAS
0
CLASIFICACIÓN
of 147.852
CONTRIBUCIONES
0 Problemas
0 Soluciones
PUNTUACIÓN
0
NÚMERO DE INSIGNIAS
0
CONTRIBUCIONES
0 Publicaciones
CONTRIBUCIONES
0 Público Canales
EVALUACIÓN MEDIA
CONTRIBUCIONES
0 Temas destacados
MEDIA DE ME GUSTA
Feeds
Pregunta
IP core generation zedboard FMCOMMS2 gives 2 critical warning in Vivado
Hello, When I open the project generated from matlab example HW/SW Co-design QPSK in Vivado it has 2 critical warning in timi...
más de 7 años hace | 1 respuesta | 0
1
respuestaPregunta
IP Core genration in hdl coder for Zedboard FMCOMMS2 Channel Mapping
Hello, There are no settings for channel mapping and DUT synthesize frequency in hdl coder of Zedboard and FMCOMMS2. This exi...
más de 7 años hace | 2 respuestas | 0