Wireless HDL Toolbox

Modelización de subsistemas de comunicaciones LTE para FPGAs y ASICs

 

Wireless HDL Toolbox™ proporciona algoritmos basados en muestras en bloques de Simulink® para el diseño y la implementación de subsistemas de comunicaciones inalámbricos LTE en FPGAs y ASICs. Los algoritmos, las pasarelas entre el procesamiento basado en tramas y basado en muestras, y las aplicaciones de referencia de esta toolbox permiten componer un subsistema de comunicaciones en
banda base LTE en Simulink.

Es posible modificar las aplicaciones de referencia para integrarlas en su propio diseño. Las implementaciones HDL de los algoritmos de la toolbox están optimizadas para un uso de recursos eficiente, y ofrecen el rendimiento necesario para el prototipado o la implementación en producción en dispositivos FPGA y ASIC.

Los algoritmos de esta toolbox están diseñados para generar código legible y sintetizable en VHDL® y Verilog® (con HDL Coder™). Para las pruebas "por el aire" de diseños LTE, es posible conectar modelos de transmisor y receptor a dispositivos radio (con hardware support packages de Communications System Toolbox™).

Comience:

Subsistemas de hardware de aplicaciones de referencia

Integre subsistemas prediseñados y probados en FPGAs para aumentar la eficiencia del diseño de su sistema.

Recuperación de SIB1, MIB y búsqueda de celdas en LTE

Utilice este subsistema para detectar y demodular señales eNodeB, así como para decodificar la información del bloque de información maestro (MIB) y el bloque de información del sistema (SIB1) para su uso aplicaciones de FPGA o ASIC. Soporta los modos FDD y TDD, y se ha probado en hardware para detectar señales LTE en tres continentes distintos.

Transmisor OFDM filtrado (F-OFDM)

Explore este ejemplo para descubrir cómo implementar en hardware la modulación F-OFDM, que se emplea en los sistemas de comunicaciones 5G. Esta técnica aplica un filtro tras la transformada rápida inversa de Fourier (IFFT) para aumentar el ancho de banda y a la vez mantener la ortogonalidad de los símbolos complejos.

Espectro de forma de onda del transmisor F-OFDM de ejemplo.

Bloques IP de LTE e inalámbricos

Diseñe subsistemas de comunicaciones inalámbricas con mayor rapidez gracias a los algoritmos de streaming probados en hardware.

Bloques IP de LTE

Los bloques de propiedad intelectual (IP) de Wireless HDL Toolbox permiten modelizar y simular implementaciones de hardware eficientes de algoritmos específicos para LTE, tales como codificadores y decodificadores turbo, convolucionales y CRC, además de demoduladores OFDM. A continuación, se puede emplear HDL Coder™ para generar RTL sintetizable para VHDL o Verilog.

Decodificadores turbo y CRC de LTE optimizados para HDL con bus de señales de control.

Bloques IP multiestándar

Utilice bloques probados en hardware, tales como un decodificador Viterbi, un desentrasacador y una FFT de tamaño variable para la implementación en hardware de estándares inalámbricos, incluidos LTE, WLAN, transmisión de vídeo digital (DVB), WiMAX® e HiperLAN, así como para las comunicaciones digitales por satélite.

Uso de bloques de desperforador y decodificador Viterbi para decodificar muestras codificadas con una tasa de codificación de WLAN.

Verificación mediante la referencia de LTE

Conecte test benches y algoritmos basados en tramas a implementaciones de hardware de streaming para disfrutar de una verificación eficiente.

Conversión entre tramas y muestras

Convierta formas de onda basadas en tramas desde MATLAB® y LTE Toolbox™ a un streaming de muestras con señales de control para el procesamiento en hardware. A continuación, se puede convertir la salida de hardware de streaming en tramas para la verificación con respecto al algoritmo de referencia.

Conversión entre tramas y muestras y generación de señales de control.

Cosimulación de HDL y FPGA

Utilice HDL Verifier™ para verificar el subsistema de hardware mediante la simulación RTL o en un kit de desarrollo de FPGAs conectado a su entorno de pruebas de MATLAB o Simulink.

HDL Verifier soporta la verificación FPGA-in-the-loop mediante placas de FPGA Xilinx®, Intel® y Microsemi®.

Implementación de FPGAs, ASICs y SoCs

Implemente con facilidad su aplicación inalámbrica en hardware de FPGA para realizar pruebas con señales "por el aire" en vivo y reutilice los mismos modelos para la implementación en producción.

Plataformas de radio definida por software (SDR)

Prototipe su aplicación inalámbrica y la aplicación de referencia LTE mediante la descarga de hardware support packages de Communications Toolbox™ para SDR de Zynq® a fin de configurar y utilizar dispositivos SDR habituales mediante HDL Coder.

Despliegue en producción

Use HDL Coder para generar interfaces RTL y AXI independientes de la plataforma y de alta calidad a partir de sus modelos de subsistemas de hardware.

Generación de código con interfaces de interconexión de SoC. 

Funcionalidades más recientes

Cambio de nombre del producto

LTE HDL Toolbox ahora se llama Wireless HDL Toolbox

Aplicación de referencia de sincronización de señales 5G NR

use señales de sincronización principales y secundarias (PSS/SSS) para detectar la conexión con una celda válida

Bloques 5G NR Polar Encoder y Decoder

implemente el algoritmo de corrección de errores polares según el estándar 5G New Radio

Bloques 5G NR LDPC Encoder y Decoder

implemente la comprobación de paridad de baja densidad según el estándar 5G New Radio

Bloque OFDM Modulator

module símbolos de multiplexión por división de frecuencia ortogonal para protocolos de comunicación personalizados

Comunicaciones en radio basada en Xilinx Zynq

use como plataforma el kit de evaluación de Zynq UltraScale+ RFSoC ZCU111

Consulte las notas de la versión para obtener detalles sobre estas características y las funciones correspondientes.